A Design and Evaluation of 0.5V Filter-less Digital Phase Locked Loop With A New Clock Synchronization Algorithm

Autor: Kousuke Watanabe, Tomochika Harada
Rok vydání: 2019
Předmět:
Zdroj: IEEJ Transactions on Electronics, Information and Systems. 139:70-75
ISSN: 1348-8155
0385-4221
DOI: 10.1541/ieejeiss.139.70
Databáze: OpenAIRE