A Simulation Study of Variability in Gate-all-Around Nanosheet Transistors

Autor: Tirumaladass, Virinchi
Jazyk: angličtina
Rok vydání: 2022
Předmět:
Druh dokumentu: Text
Popis: Gate-all-around (GAA) nanosheet field effect transistors (NSFETs) seem to be one of the most promising replacement options for FinFETs towards scaling down below to the sub-7nm technology nodes. They offer better electrostatics and control of short channel effects (SCEs) due to their superior control over the channel and their large effective channel width. Moreover, one can vertically stack multiple nanosheets to improve the drive strength of the device at a much-relaxed geometry than an aggressively scaled FinFET. However, stacking nanosheets would result in complex device structure, leading to significant process variability. Process variations could arise from irregular sheet thicknesses, random doping fluctuations, strain-induced variability, temperature effects, etc. which would affect the performance of the device. This has put a great emphasis on the need to come up with a properly calibrated process and simulation tools to analyze the performance of the NSFETs by identifying the sources of process variations with utmost precision. For this purpose, a TCAD-based simulation assessment has been done to model the design and performance of GAA NSFETs. The study explores the impacts of the variation in various physical parameters including the number of nanosheets, the sheet thickness, the work-function (WF) of metal gate stack layers, operational temperatures and channel doping on the electrical performance of the NSFETs. Moreover, a detailed fabrication process simulation flow for the design of a 3-sheet GAA NSFET has been presented. The simulation results predict that the process variations primarily have an impact on the device threshold voltage (Vth) which in turn influences the on-off currents, and the sub-threshold swing of the device. A comparative analysis has been done to understand the deviation of these electrical characteristics from their ideal values as a result of these variations.
Gate-all-around (GAA) nanoblads-fälteffekttransistorer (NSFETs) verkar vara ett av de mest lovande ersättningsalternativen för FinFET transistorer för att möjliggöra skalning ner till sub 7nm teknologinoderna. Denna typ av transistorer har bättre elektrostatik och kontroll av kortkanalseffekter (SCE) tack vare sin goda kontroll över kanalen och sin stora effektiva kanalvidd. Man kan dessutom stapla nanoblad vertikalt för att förbättra komponentens strömdrivningsförmåga med en mer relaxerad geometri än för en aggressivt skalad FinFET. Att stapla nanoblad gör komponentens struktur mer komplex vilket leder till betydande processvariabilitet. Processvariationer kan uppstå från oregelbundna tjocklekar för bladen, slumpmässiga dopningsfluktuationer, töjningsinducerad variabilitet, temperatureffekter m.m. Alla dessa variationer kan påverka komponentens prestanda. Det är därför viktigt att etablera korrekt kalibrerade process- och simuleringsverktyg för att analysera prestandan hos nanoblads-transistorerna. För detta ändamål har en TCAD-baserad simuleringsstudie gjorts för att modellera designen och prestandan för GAA nanoblads-transistorer. Studien undersöker effekterna av variationen i olika fysiska parametrar, inklusive antalet nanoblad och bladtjockleken, utträdesarbetet för metallgaten, temperaturen och kanaldopningen på den elektriska prestandan hos nanobladstransistorerna. Dessutom har ett detaljerat processimuleringsflöde för utformningen av 3-blads transistorer presenterats. Simuleringsresultaten visar att processvariationerna i första hand har en inverkan på transistorns tröskelspänning som i sin tur påverkar av- och på- strömmarna och subtröskelegenskaperna. En jämförande analys har gjorts för att förstå avvikelsen mellan dessa elektriska egenskaper från deras idealvärden som ett resultat av dessa variationer.
Databáze: Networked Digital Library of Theses & Dissertations