Design of universal threshold logic gate based on complementary SET(基于互补型SET的通用阈值逻辑门设计)

Autor: YINGShiyan(应时彦), KONGWeiming(孔伟名), XIAOLinrong(肖林荣), WANGLunyao(王伦耀)
Jazyk: čínština
Rok vydání: 2017
Předmět:
Zdroj: Zhejiang Daxue xuebao. Lixue ban, Vol 44, Iss 4, Pp 424-428 (2017)
Druh dokumentu: article
ISSN: 1008-9497
DOI: 10.3785/j.issn.1008-9497.2017.04.007
Popis: 与MOS管相比,单电子晶体管(SET)具有超低功耗、超高集成度等优点,被认为是可能取代MOS管的新一代量子器件的主要竞争者.在简要介绍SET特性及通用阈值逻辑门(UTLG)的基础上,沿用CMOS逻辑电路的设计思想,提出了功能强大的基于互补型SET的三变量UTLG实现方案.利用一个UTLG辅之少量门电路就可实现全部256个三变量逻辑函数.通过实例说明了利用查表设计进行UTLG综合的过程.对所设计的SET电路进行了Pspice仿真,结果表明,基于SET的UTLG以及用UTLG实现的全比较器均具有正确的逻辑功能.
Databáze: Directory of Open Access Journals