Autor: |
Ander Torres López, Yosbel Martínez García, Raudel Cuiman Márquez, Humberto Díaz Pando, Alejandro José Cabrera Sarmiento |
Jazyk: |
Spanish; Castilian |
Rok vydání: |
2013 |
Předmět: |
|
Zdroj: |
Revista Ingeniería Electrónica, Automática y Comunicaciones, Vol 34, Iss 3, Pp 32-40 (2013) |
Druh dokumentu: |
article |
ISSN: |
1815-5928 |
DOI: |
10.1234/rielac.v34i3.212 |
Popis: |
Este documento propone implementaciones tanto, software como hardware, sobre un FPGA de Xilinx, del algoritmo de multiplicación de Montgomery utilizando el método de Escaneo de Operandos por Separado (SOS, de sus siglas en inglés), que es una forma eficiente para calcular multiplicaciones modulares. La solución software ha sido desarrollada sobre la plataforma de procesamiento MicroBlaze y la de hardware se realizó utilizando directamente los recursos lógicos y dedicados de la FPGA. Los resultados se presentan con una comparación entre ambos casos en función de su rendimiento y el empleo de recursos. |
Databáze: |
Directory of Open Access Journals |
Externí odkaz: |
|