Implementación del algoritmo Threefish-256 en hardware reconfigurable

Autor: Nieto-Ramírez, Nathaly, Nieto-Londoño, Rubén Darío
Jazyk: Spanish; Castilian
Rok vydání: 2014
Předmět:
Zdroj: Iteckne, Volume: 11, Issue: 2, Pages: 149-156, Published: DEC 2014
Popis: En este artículo se presenta la descripción y los resultados de la implementación en hardware del algoritmo criptográfico Threefish en su proceso de cifrado. La implementación se realizó usando la arquitectura de ronda iterativa sobre la Field Programmable Gate Array (FPGA) Virtex-5 presente en el sistema de desarrollo XUPV5-LX110T. Los resultados posteriores al place and route muestran que el diseño Threefish-256 de ronda iterativa tiene un throughput de 551Mbps. This article presents both the description and results of the Threefish cryptographic algorithm hardware implementation for encryption process. The implementation of the algorithm was performed by using the iterative round architecture on the FPGA (Field Programmable Gate Array) Virtex-5 present in the development system XUPV5-LX110T. Place and route results show that the design Threefish-256 iterative round has a throughput of 551Mbps.
Databáze: OpenAIRE