C- BASED RAPID PROTOTYPING FOR DIGITAL SIGNAL PROCESSING

Autor: Casseau, Emmanuel, Le Gal, Bertrand, Bomel, Pierre, Jego, Christophe, Huet, Sylvain, Martin, Eric
Přispěvatelé: Laboratoire d'Electronique des Systèmes TEmps Réel (LESTER), Centre National de la Recherche Scientifique (CNRS)-Université de Bretagne Sud (UBS), Lab-STICC_UBS_CACS_MOCS, Laboratoire des sciences et techniques de l'information, de la communication et de la connaissance (Lab-STICC), École Nationale d'Ingénieurs de Brest (ENIB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Télécom Bretagne-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Université européenne de Bretagne - European University of Brittany (UEB)-École Nationale Supérieure de Techniques Avancées Bretagne (ENSTA Bretagne)-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS)-École Nationale d'Ingénieurs de Brest (ENIB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Télécom Bretagne-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Université européenne de Bretagne - European University of Brittany (UEB)-École Nationale Supérieure de Techniques Avancées Bretagne (ENSTA Bretagne)-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS), Département Electronique, Ecole Nationale Supérieure des Télécommunications de Bretagne, Huet, Sylvain
Rok vydání: 2005
Předmět:
Zdroj: Proceedings of the European Signal Processing Conference
EUSIPCO
EUSIPCO, 2005, Turkey. pp.1-4
DOI: 10.5281/zenodo.38823
Popis: International audience; The increasingly demanding requirements of digital signal processing applications like multimedia, new generations of wireless systems, etc. led to the definition of more and more complex algorithms and systems that are to be efficiently implemented with the time to market constraint. Today, the electronic system design community is mainly concerned with defining efficient System-on-a-Chip (/SoC/) design methodologies in order to benefit from the high integration capabilities of current /ASIC/ and /FPGA/ technologies on the one hand, and manage the increasing algorithmic complexity of applications on the other hand. Rapid prototyping is considered as a key to speed up the system design. In this context, we have introduced a novel methodology that efficiently addresses both the algorithmic complexity and the high flexibility required by the various application profiles. Our methodology benefits from the emerging High-Level Synthesis (HLS) tools in a platform-based approach dedicated to the rapid prototyping of real-time systems. We show the effectiveness of this approach with the design of a DVB-DSNG compliant receiver.
Databáze: OpenAIRE