Performance Estimation of Recessed Modified Junctionless Multigate Transistor

Autor: Kalai Selvi, K., Dhanalakshmi, K.S., Kalaivani, Kanagarajan
Rok vydání: 2022
Předmět:
Zdroj: Journal of Nano- and Electronic Physics. 14:01008-1
ISSN: 2306-4277
2077-6772
DOI: 10.21272/jnep.14(1).01008
Popis: Масштабування відіграло важливу роль у покращенні швидкості та енергоспоживання. Закон Мура наполягає на постійному періодичному зменшенні розмірів пристроїв. Інженерія затворних діелектриків є одним із засобів зменшення розмірів пристроїв. У роботі описується моделювання електричних характеристик зменшеної ширини каналу та збільшеної товщини діелектрика на краях затвора безперехідного багатозатворного транзистора. Новизна роботи полягає у збільшеній товщині оксиду затвора по краях, що зменшує струм витоку. HfO2 використовується як діелектричний матеріал, оскільки тонкий шар SiO2 викликає виток через оксид затвора в канал. Відмінною властивістю HfO2 є його висока діелектрична проникність (20-25), яка в 4-6 разів перевищує проникність SiO2. У роботі були досліджені параметри продуктивності двозатворного безперехідного FET, а саме порогова напруга (Vth), струм вимкнення (IOFF), струм увімкнення (ION), відношення струму увімкнення до струму вимкнення (ION/IOFF) та підпорогове коливання (SS) для вікна роботи виходу затвора від 4,6 до 5,0 еВ. У вікні роботи виходу було знайдено оптимальну продуктивність для роботи виходу затвора 4,9 еВ. Запропонований пристрій має низький струм вимкнення та підпорогове коливання порівняно зі звичайним безперехідним FET. У роботі представлено моделювання безперехідного транзистора за допомогою інструменту Atlas Silvaco TCAD. Пристрій показує струм вимкнення порядку 10 – 16 А/мкм, відношення струму увімкнення до струму вимкнення порядку 1011 і підпорогове коливання 59,78 мВ/дек. Пристрій демонструє постійне підпорогове коливання для діапазону робот виходу від 4,6 до 5,0 еВ. Результати моделювання показують, що пропонований пристрій підходить для малопотужних застосувань. Scaling has been instrumental in improving speed and power consumption. Moore's law insists on a constant periodic decrease in the size of devices. Gate dielectric engineering is one of the means to reduce the size of devices. This paper describes the simulation of the electrical characteristics of a reduced channel width and an increased dielectric thickness at the gate edges of a junctionless multigate transistor. The novelty of the work is the increased gate oxide thickness at the edges that reduces the leakage current. HfO2 is used as a dielectric material because thin SiO2 layer causes leakage through the gate oxide and into the channel. The excellent property of HfO2 is its high dielectric constant value (20-25), which is 4 to 6 times higher than of SiO2. In this work, the performance parameters of a double-gate junctionless FET, namely the threshold voltage (Vth), OFF-current, ON-current, ON-to-OFF current ratio, and subthreshold swing (SS), have been investigated for the gate work function window from 4.6 to 5.0 eV. In the work function window, optimal performance has been found for a gate work function of 4.9 eV. The proposed device has low IOFF and subthreshold swing when compared to conventional junctionless FET. This paper presents the simulation of a junctionless transistor using Atlas Silvaco TCAD tool. The device shows OFFcurrent of the order of 10 – 16 A/µm, ON-to-OFF current ratio of the order of 1011 and subthreshold swing of 59.78 mV/dec. The device shows constant subthreshold swing for the work function range of 4.6 to 5.0 eV. The simulation results show that the proposed device is suitable for low power applications.
Databáze: OpenAIRE