Evaluación de la fiabilidad de microprocesadores COTS mediante las infraestructuras de depuración On-Chip

Autor: Sergio Cuenca-Asensi, Antonio Martínez-Álvarez, Alejandro Serrano-Cases, Felipe Restrepo-Calle, Jose Isaza-Gonzalez
Jazyk: Spanish; Castilian
Rok vydání: 2017
Předmět:
Zdroj: I+D Tecnológico; Vol. 13, Núm. 1 (2017): Revista I+D Tecnológico; 8-17
Repositorio Institucional de documento digitales de acceso abierto de la UTP
Universidad Tecnológica de Panamá
instacron:U Tecnológica de Panamá
LATS
ISSN: 2219-6714
1680-8894
Popis: This paper presents a fault injection tool and methodology for performing Single-Event-Upsets (SEUs) injection campaigns on Commercial-off-the-shelf (COTS) microprocessors. This method takes advantage of the debug facilities of modern microprocessors along with standard GNU Debugger (GDB) for executing and debugging benchmarks. The developed experiments on real boards, as well as on virtual machines, demonstrate the feasibility and flexibility of the proposal as a low-cost solution for assessing the reliability of COTS microprocessors Este artículo presenta una herramienta de inyección de fallos y la metodología para la realización de campañas de inyección de Single-Event-Upsets (SEUs) en microprocesadores Commercial-off-the-shelf (COTS). Este método utiliza las ventajas que ofrecen las infraestructuras de depuración de los microprocesadores actuales, además del depurador estándar de GNU (GDB) para la ejecución y depuración de los programas de pruebas. Los experimentos desarrollados sobre microprocesadores reales, así como en las máquinas virtuales, demuestran la viabilidad y la flexibilidad de la propuesta como una solución de bajo costo para evaluar la fiabilidad de los microprocesadores COTS
Databáze: OpenAIRE