Расчет задержек в межсоединениях цифровых БИС с учётом электротепловых эффектов
Jazyk: | ruština |
---|---|
Rok vydání: | 2018 |
Předmět: | |
DOI: | 10.25682/niisi.2018.1.0004 |
Popis: | В работе ставится задача создания программного обеспечения для моделирования задержек в межсоединениях СБИС с учётом температурных эффектов. Используется модель межсоединения в виде распределённой RC-цепи, параметры которой зависят от распределения температуры на поверхности кристалла, которое рассчитывается с помощью программы «Перегрев - МС». Исходя из распределения температуры вдоль межсоединения, рассчитываются параметры его модели - сопротивления и ёмкости звеньев RC цепи, что позволяет учитывать влияние неравномерного разогрева кристалла на электрические свойства межсоединения. Для упрощения модели межсоединений и уменьшения времени счета многозвенная RC-модель редуцирована в компактную П-образную эквивалентную схему с температурно-зависимыми параметрами. Показано, что погрешность по амплитуде сигнала при переходе к П-образной схеме составляет не более 7%, по фазе 2%. При этом время счета сокращается на 25-30%. General purpose of this work is development of program tools for delay modeling in LSI interconnections with account for thermal effects. Authors use the interconnection model in the form of distributed RC-circuit, which parameters depends on the chip surface temperature distribution. The chip surface temperature is calculated by program tool “Overheat-MC”. Interconnection model parameters - resistances and capacitances of RC circuit sections, are calculated on the basis of temperature distribution along the interconnection. This approach allows to take into account the influence of chip non-uniform overheat on interconnection electrical characteristics. For the simplification of interconnection model and CPU time decreasing the multi-sectional RC - model reduced to compact Pi-shaped equivalent circuit with temperature-depended parameters. It is shown that in conversion to Pi-shaped circuit, the signal magnitude error is at most 7%, the signal phase error is 2%. In this case CPU time decreases on 25-30%. №1 (2018) |
Databáze: | OpenAIRE |
Externí odkaz: |