Overlay Architectures For FPGA Resource Virtualization
Autor: | Bollengier, Théotime, Najem, Mohamad, Le Lann, Jean-Christophe, Lagadec, Loïc |
---|---|
Přispěvatelé: | Lab-STICC_ENSTAB_CACS_MOCS, Laboratoire des sciences et techniques de l'information, de la communication et de la connaissance (UMR 3192) (Lab-STICC), Université européenne de Bretagne - European University of Brittany (UEB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Télécom Bretagne-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS)-Université européenne de Bretagne - European University of Brittany (UEB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Télécom Bretagne-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS), Pôle STIC_IDM, École Nationale Supérieure de Techniques Avancées Bretagne (ENSTA Bretagne), Institut de Recherche Technologique b-com (IRT b-com), Université européenne de Bretagne - European University of Brittany (UEB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Télécom Bretagne-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS)-Université européenne de Bretagne - European University of Brittany (UEB)-Université de Bretagne Sud (UBS)-Université de Brest (UBO)-Télécom Bretagne-Institut Brestois du Numérique et des Mathématiques (IBNM), Université de Brest (UBO)-Institut Mines-Télécom [Paris] (IMT)-Centre National de la Recherche Scientifique (CNRS), Billon-Coat, Annick |
Jazyk: | angličtina |
Rok vydání: | 2016 |
Předmět: | |
Zdroj: | GDR SOC SIP GDR SOC SIP, Jun 2016, Nantes, France |
Popis: | International audience; Overlays are reconfigurable architectures synthesizedon commercial of the shelf (COTS) FPGAs. Overlaysbrings some advantages such as portability, resource abstraction,fast configuration time, and can exhibit featuresindependent from the host FPGA. This work presents thedesign of a fine-grained overlay, and the implementationof novel features easing the management of such architecturesin a datacenter infrastructure. |
Databáze: | OpenAIRE |
Externí odkaz: |