Popis: |
Encadré par Maher Ben Jema, et Michel Auguin et Hend Affes; Power consumption of Systems-on-Chip (SoC) is increasingly important, due to the complexity of integrated featuresand the evolution of architectures. In order to solve this problem, several techniques for managing energy consumptionwere defined, for example « Power Gating » and « Clock Gating ». Using these techniques for Systems-on-Chip design,the energy consumption can be reduced remarkably. In this context, the main objectives of this internship is to model afunctional virtual platform for running the « Video_Capture » Intel application, then visualize the sequencing of tasks inthis application over the time, which is aiming at assessing the impact of implementation choices of different tasks onthe proposed architecture.In order to optimize the energy consumption of processing resources of the platform, one or more strategies of « Power Management » are studied and implemented.; La consommation d’énergie des systèmes sur puces (SoC) est de plus en plus importante vu la complexité desfonctionnalités intégrées et l’évolution des architectures. Face à ce problème, plusieurs techniques de gestion de laconsommation d’énergie ont été définies comme « Power Gating » et « Clock Gating ». L’utilisation de ces techniques,pour la conception des systèmes sur puces (SoC) offre des possibilités intéressantes de réduction de la consommationd’énergie. Dans ce contexte, les objectifs principaux de ce stage consistent à modéliser une plateforme virtuellefonctionnelle exécutant une application « Video_Capture » de Intel puis visualiser le séquencement des tâches de cetteapplication au fil du temps afin d’évaluer l’impact des choix d’implémentation des différentes tâches sur l’architectureproposée. Ensuite, étudier et implémenter une ou plusieurs stratégies de « Power Management » en vue d’optimiser laconsommation d’énergie des ressources de traitement de cette plateforme. |