vPROBE: Variation aware post-silicon power/performance binning using embedded 3T1D cells

Autor: Ganapathy, Shrikanth, Canal Corretger, Ramon, González Colás, Antonio María, Rubio Sola, Jose Antonio
Přispěvatelé: Universitat Politècnica de Catalunya. Departament d'Arquitectura de Computadors, Universitat Politècnica de Catalunya. Departament d'Enginyeria Electrònica, Universitat Politècnica de Catalunya. HIPICS - Grup de Circuits i Sistemes Integrats d'Altes Prestacions, Universitat Politècnica de Catalunya. ARCO - Microarquitectura i Compiladors
Jazyk: angličtina
Rok vydání: 2010
Předmět:
Zdroj: UPCommons. Portal del coneixement obert de la UPC
Universitat Politècnica de Catalunya (UPC)
Recercat. Dipósit de la Recerca de Catalunya
instname
Popis: In this paper, we present an on-die post-silicon binning methodology that takes into account the effect of static and dynamic variations and categorizes every processor based on power/performance.The proposed scheme is composed of a discretization hardware that exploits the delay/leakage dependence on variability sources characteristic for categorization
Databáze: OpenAIRE