Dependability Evaluation of COTS Microprocessors via On-Chip debugging facilities

Autor: Isaza-González, José, Serrano-Cases, Alejandro, Restrepo Calle, Felipe, Cuenca-Asensi, Sergio, Martínez-Álvarez, Antonio
Přispěvatelé: Universidad de Alicante. Departamento de Tecnología Informática y Computación, UniCAD: Grupo de investigación en CAD/CAM/CAE de la Universidad de Alicante
Rok vydání: 2017
Předmět:
Zdroj: RUA. Repositorio Institucional de la Universidad de Alicante
Universidad de Alicante (UA)
Revista de I + D Tecnológico, Vol 13, Iss 1, Pp 5-14 (2017)
I+D Tecnológico; Vol. 13, Núm. 1 (2017): Revista I+D Tecnológico; 8-17
ISSN: 2219-6714
1680-8894
Popis: This paper presents a fault injection tool and methodology for performing Single-Event-Upsets (SEUs) injection campaigns on Commercial-off-the-shelf (COTS) microprocessors. This method takes advantage of the debug facilities of modern microprocessors along with standard GNU Debugger (GDB) for executing and debugging benchmarks. The developed experiments on real boards, as well as on virtual machines, demonstrate the feasibility and flexibility of the proposal as a low-cost solution for assessing the reliability of COTS microprocessors
Este artículo presenta una herramienta de inyección de fallos y la metodología para la realización de campañas de inyección de Single-Event-Upsets (SEUs) en microprocesadores Commercial-off-the-shelf (COTS). Este método utiliza las ventajas que ofrecen las infraestructuras de depuración de los microprocesadores actuales, además del depurador estándar de GNU (GDB) para la ejecución y depuración de los programas de pruebas. Los experimentos desarrollados sobre microprocesadores reales, así como en las máquinas virtuales, demuestran la viabilidad y la flexibilidad de la propuesta como una solución de bajo costo para evaluar la fiabilidad de los microprocesadores COTS
Databáze: OpenAIRE