Zobrazeno 1 - 10
of 2 988
pro vyhledávání: '"vector processor"'
Publikováno v:
IEEE Access, Vol 12, Pp 171836-171852 (2024)
The rise of edge computing has introduced unique challenges for deploying efficient AI solutions in resource-limited environments. While traditional AI frameworks are powerful, they often fall short in meeting the requirements of edge computing, such
Externí odkaz:
https://doaj.org/article/a5a6d11e233a48b39b4d39604c3347f1
Publikováno v:
IEEE Access, Vol 11, Pp 119898-119932 (2023)
We present a tiny MultiLayer Perceptron (MLP) accelerator named Single Perceptron Linear Vector Processor (SPLVP) that aims at extending the capabilities of limited resources MCUs, enabling inference time speedup and main CPU off-load. It is based on
Externí odkaz:
https://doaj.org/article/ff858d89f383410ca05fd9bc0af7ec09
Publikováno v:
Современные информационные технологии и IT-образование, Vol 18, Iss 4, Pp 756-766 (2022)
The article considers the possibility of implementing a vector data model using SIMD registers. The need to solve this problem stems from the fact that humanity is on the verge of transition from conventional computers to their quantum counterparts.
Externí odkaz:
https://doaj.org/article/638f8c12821643fa9ea21d116d48c757
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Access, Vol 9, Pp 141367-141377 (2021)
This paper studies the design requirements and challenges of SDR (Software-Defined Radio) vector processors for 5G micro base stations. Pareto principle reflects the rule of “vital few and trivial many”, which states that 80% of consequences stem
Externí odkaz:
https://doaj.org/article/c135e1710a994420bba3a909803bcc7d
Publikováno v:
Advances in Electrical and Computer Engineering, Vol 19, Iss 3, Pp 57-68 (2019)
This paper presents the authors' research in the field of specialized optimizing assembly language compilers for embedded real-time soft-core processor systems on FPGAs. With this soft-core processor, we are targeting a highly specialized field of
Externí odkaz:
https://doaj.org/article/f5afda243813437f8be97b2d9c1104be
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Autor:
Guillem Cabo, Gerard Candon, Xavier Carril, Max Doblas, Marc Dominguez, Alberto Gonzalez, Cesar Hernandez, Victor Jimenez, Vatistas Kostalampros, Ruben Langarita, Neiel Leyva, Guillem Lopez-Paradis, Jonnatan Mendoza, Francesco Minervini, Julian Pavon, Cristobal Ramirez, Narcis Rodas, Enrico Reggiani, Mario Rodriguez, Carlos Rojas, Abraham Ruiz, Victor Soria, Alejandro Suanes, Ivan Vargas, Roger Figueras, Pau Fontova, Joan Marimon, Victor Montabes, Adrian Cristal, Carles Hernandez, Ricardo Martinez, Miquel Moreto, Francesc Moll, Oscar Palomar, Marco A. Ramirez, Antonio Rubio, Jordi Sacristan, Francesc Serra-Graells, Nehir Sonmez, Lluis Teres, Osman Unsal, Mateo Valero, Luis Villa
Publikováno v:
2022 37th Conference on Design of Circuits and Integrated Circuits (DCIS).
This paper describes the design, verification, implementation and fabrication of the Drac Vector IN-Order (DVINO) processor, a RISC-V vector processor capable of booting Linux jointly developed by BSC, CIC-IPN, IMB-CNM (CSIC), and UPC. The DVINO proc
Publikováno v:
IEEE Embedded Systems Letters. 14:11-14