Zobrazeno 1 - 10
of 86
pro vyhledávání: '"digital logic synthesis"'
Publikováno v:
Additional Conferences (Device Packaging, HiTEC, HiTEN, and CICMT). 2018:000064-000070
Advancements in Silicon Carbide (SiC) digital integrated circuit (IC) design have enabled the ability to design complex, dense, digital blocks. Because of the large number of transistors, these complex digital designs make the time and risk of hand-c
Autor:
Haugland, Martin Severin O
Publikováno v:
Haugland, Martin Severin O. Multiobjective Optimization of an Ultra Low Voltage/Low Power Standard Cell Library for Digital Logic Synthesis. Masteroppgave, University of Oslo, 2012
Externí odkaz:
http://hdl.handle.net/10852/34140
https://www.duo.uio.no/bitstream/handle/10852/34140/2/Haugland.pdf
https://www.duo.uio.no/bitstream/handle/10852/34140/2/Haugland.pdf
Autor:
P. N. Bibilo
Publikováno v:
Informatika, Vol 20, Iss 2, Pp 39-64 (2023)
Objectives. The problem of circuit implementation of incompletely specified (partial) k-valued logic functions given by tabular representations is considered. The stage of technologically independent optimization is studied to obtain minimized repres
Externí odkaz:
https://doaj.org/article/c167c0a7b5484e638db9a30e6bf0f6c2
Autor:
P. N. Bibilo, V. I. Romanov
Publikováno v:
Informatika, Vol 18, Iss 2, Pp 7-32 (2021)
In the systems of digital VLSI design (Very Large Integrated Circuits), the BDD (Binary Decision Diagram) is used for VLSI verification, as well as for technologically independent optimization as the first stage in the synthesis of logic circuits in
Externí odkaz:
https://doaj.org/article/63ab044967f44491ab5abea2a98851ca
Autor:
B.K. Fawcett
Publikováno v:
Proceedings of WESCON '93.
In today's highly competitive market, system designers are faced with the conflicting challenges of greater system complexity and the need for short, efficient design cycles. These complexity and time-to-market pressures continue to reshape the art o
Publikováno v:
Second International Conference on Genetic Algorithms in Engineering Systems.
This work explores the feasibility of using genetic algorithms (GAs) as a synthesizing tool for transistor-level MOS logic design. The p and nMOS transistors are modeled as neurons that are massively connected, and are configured as a network for inp
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.