Zobrazeno 1 - 10
of 142
pro vyhledávání: '"continuous-time linear equalizer (CTLE)"'
Publikováno v:
IEEE Open Journal of Circuits and Systems, Vol 5, Pp 302-313 (2024)
Multicarrier modulation, while providing a theoretical pathway to data rates approaching the Shannon limit and being extensively utilized in wireless communication, has encountered limited application in high-speed wireline communication. This limita
Externí odkaz:
https://doaj.org/article/d368a521cedd4cbcb81bf794e97a3039
Autor:
Behzad Razavi
Publikováno v:
IEEE Open Journal of the Solid-State Circuits Society, Vol 3, Pp 118-133 (2023)
Wireline receivers continue to target higher data rates, posing great challenges at circuit and architecture levels. Governed by tradeoffs among speed, power consumption, and channel loss (CL), receiver designs can benefit from new methods that push
Externí odkaz:
https://doaj.org/article/8155641d99eb414ea5949429e137a4c6
Publikováno v:
IEEE Access, Vol 11, Pp 46513-46521 (2023)
This paper presents a PAM-4 receiver (RX) for CMOS image sensor (CIS) link. A robust baud-rate PAM-4 phase detector (PD) is proposed, which alleviates the dead zone issue encountered in the conventional sign-sign Mueller-Muller (SS-MM) PD when combin
Externí odkaz:
https://doaj.org/article/74c722b367544a6a9a89ff78dc70ffc3
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Access, Vol 9, Pp 70856-70867 (2021)
This paper presents a quad-channel 1.25-10.3125 Gbps wireline transceiver implemented in 40 nm CMOS technology. The transmitter consists of a bit width adjustment, a 40:2 multiplexer, a 2:1multiplexer, and a current-mode logic driver with a 3-tap fee
Externí odkaz:
https://doaj.org/article/e929307965464eca853fe034f021618b
Autor:
Yoonjae Choi, Sewook Hwang, Yeonho Lee, Hyunsu Park, Jonghyuck Choi, Jincheol Sim, Chulwoo Kim
Publikováno v:
IEEE Access, Vol 9, Pp 118907-118918 (2021)
This paper presents an area- and energy- efficient digital sub-sampling clock and data recovery (CDR) with combined adaptive equalizer and self-error corrector (SEC). Using the digitized phase difference between the incoming data and the full-rate ou
Externí odkaz:
https://doaj.org/article/24c827106237478c960a339a209603d6
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.