Zobrazeno 1 - 9
of 9
pro vyhledávání: '"chip duty factor"'
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEICE transactions on fundamentals of electronics, communications and computer sciences. 93(10):1716-1723
In this paper, the impact of chip duty factor (DF) on direct sequence (DS), time hopping (TH) and hybrid DS-TH ultra wideband (UWB) systems is investigated in realistic environments. Rake receivers are designed to perform energy capture (EC) on recei
Publikováno v:
IEICE Transactions on Fundamentals of Electronics, Communications and Computer Sciences. :3152-3156
This paper investigates the impact of chip duty factor (DF) in DS-UWB system with Rake receiver over AWGN and UWB indoor multipath environment corresponding to system parameters such as spreading bandwidth and chip length. Manipulating DF in DS-UWB s
Publikováno v:
2006 IEEE International Conference on Ultra-Wideband.
In this paper, we investigate the impact of chip duty factor (DF) on direct sequence (DS) ultra wideband (UWB) system with Rake receiver over multipath and multiuser environment in the presence of narrowband interference. By employing DS-UWB signals
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
2006 IEEE International Conference on Ultra-Wideband; 2006, p423-428, 6p
Publikováno v:
2004 International Workshop on Ultra Wideband Systems Joint with Conference on Ultra Wideband Systems & Technologies. Joint UWBST & IWUWBS 2004 (IEEE Cat. No.04EX812); 2004, p221-225, 5p
Autor:
Sum, Chin sean
In this research, the study of signaling design in ultra wideband (UWB) system is conducted. UWB signaling design can be effectively manipulated for the purposes of performance improvement and interference mitigation. Timing jitter, as a critical iss
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=jairo_______::d2a3dd9fbf868dbda39746f41e9e3ca4
https://niigata-u.repo.nii.ac.jp/records/4878
https://niigata-u.repo.nii.ac.jp/records/4878