Zobrazeno 1 - 10
of 35
pro vyhledávání: '"Yasunaga, Shun"'
Publikováno v:
Communications Physics 6, 279 (2023)
Topological integrated circuits are integrated-circuit realizations of topological systems. Here we show an experimental demonstration by taking the case of the Kitaev topological superconductor model. An integrated-circuit implementation enables us
Externí odkaz:
http://arxiv.org/abs/2301.02438
Publikováno v:
Japanese Journal of Applied Physics 62, SG0806 (2023)
We propose a universal quantum computer based on a chain of carbon nanotube rotators where one metallic plate is attached to each rotator. The dynamical variable is the rotational angle $\phi$. The attached plate connected to ground electrostatically
Externí odkaz:
http://arxiv.org/abs/2211.15942
Publikováno v:
Phys. Rev. Research 5, 023130 (2023)
We propose to use a buckled plate as a qubit, where a double-well potential is mechanically produced by pushing the plate from both the sides. The right and left positions of the plate are assigned to be quantum states $|0\rangle $ and $|1\rangle $.
Externí odkaz:
http://arxiv.org/abs/2208.04528
Autor:
Kaneda, Yuuki a, Saito, Ibuki a, Yamaoka, Utana a, Yasunaga, Shun c, Oshita, Masaaki a, Saito, Shiro b, Kan, Tetsuo a, ⁎
Publikováno v:
In Optics and Lasers in Engineering December 2024 183
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Autor:
Yasunaga, Shun, Bourrier, David, Shimamoto, Naonobu, Mizushima, Ayako, Granier, Hugues, Mita, Yoshio
Publikováno v:
3rd European Symposium on Nanofabrication Research Infrastructure-ENRIS 2023
3rd European Symposium on Nanofabrication Research Infrastructure-ENRIS 2023, Renatech Euronanolab, May 2023, Paris Saclay, France
3rd European Symposium on Nanofabrication Research Infrastructure-ENRIS 2023, Renatech Euronanolab, May 2023, Paris Saclay, France
International audience; In the academic research activities in the cleanroom, where mass production is rarely required or substrate to be processed is sometimes limited in size, devices are often fabricated using diced chips rather than wafers. Howev
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=od______4074::b231e233dafe9783444f1ac695591843
https://hal.laas.fr/hal-04131044
https://hal.laas.fr/hal-04131044
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.