Zobrazeno 1 - 10
of 61
pro vyhledávání: '"V. Fresse"'
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Proceeding in First International Workshops on Image Processing Theory, Tool & Applications
First International Workshops on Image Processing Theory, Tool & Applications
First International Workshops on Image Processing Theory, Tool & Applications, Nov 2008, Sousse, Tunisia. pp.244-251
First International Workshops on Image Processing Theory, Tool & Applications
First International Workshops on Image Processing Theory, Tool & Applications, Nov 2008, Sousse, Tunisia. pp.244-251
International audience; The presented parameterised and predictive architecture is dedicated for image analysis algorithms implementations on FPGAs. Image analysis algorithms have shared characteristics. These characteristics serve as a basis for the
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::a54825b447507b5ef30940afccd61a70
https://hal-ujm.archives-ouvertes.fr/ujm-00353184
https://hal-ujm.archives-ouvertes.fr/ujm-00353184
Publikováno v:
ISCAS
IEEE-ISCAS2008 Conference
IEEE-ISCAS2008 Conference, Jun 2008, Seattle, United States. pp.368-371, ⟨10.1109/ISCAS.2008.4541431⟩
IEEE-ISCAS2008 Conference
IEEE-ISCAS2008 Conference, Jun 2008, Seattle, United States. pp.368-371, ⟨10.1109/ISCAS.2008.4541431⟩
International audience; C-based design techniques and methodologies have been proposed to tackle the complexity of heterogeneous embedded systems. The heterogeneity comes in the functionalities and the implementation requirements. Various IPs with di
Publikováno v:
IEEE International Symposium on Circuits and Systems
IEEE International Symposium on Circuits and Systems, May 2006, Kos, Greece. 4 p
ISCAS
IEEE International Symposium on Circuits and Systems, May 2006, Kos, Greece. 4 p
ISCAS
4 pages; International audience; In this paper, an efficient architecture for Particle Image Velocimetry algorithm is proposed. The aim of this work is the design of a system of chip FPGA that can be adapted to application characteristics (size of im
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::c91c6773a9142f3224b9867bb0760387
https://hal-ujm.archives-ouvertes.fr/ujm-00142044
https://hal-ujm.archives-ouvertes.fr/ujm-00142044
Publikováno v:
ICASSP
The aim of our work is to achieve a rapid prototyping dedicated to mixed architectures, made up of one multi-DSP part (software) and a FPGA architecture (dedicated hardware). We have determined a complete codesign methodology enabling to implement a
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Kniha
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.