Zobrazeno 1 - 10
of 916
pro vyhledávání: '"Transmission gate"'
Autor:
K. Nishanth Rao, D. Sudha, Osamah Ibrahim Khalaf, Ghaida Muttasher Abdulsaheb, Aruru Sai Kumar, S. Siva Priyanka, Khmaies Ouahada, Habib Hamam
Publikováno v:
Heliyon, Vol 10, Iss 10, Pp e31120- (2024)
Multipliers are essential components within digital signal processing, arithmetic operations, and various computational tasks, making their design and optimization crucial for improving the efficiency and performance of integrated circuits. Among mul
Externí odkaz:
https://doaj.org/article/551a97fde9234d458f0a00fbd0fad644
Autor:
P. Syamala Devi, G. Sasikala
Publikováno v:
e-Prime: Advances in Electrical Engineering, Electronics and Energy, Vol 7, Iss , Pp 100430- (2024)
Power dissipation accounts for high-performance digital systems in the deep sub-micron region. As a result, power within compact systems is vital. This paper investigates four distinct kinds of MBFF using conventional CMOS, PTL, TG, and GDI logic. In
Externí odkaz:
https://doaj.org/article/4046edacb5d5484e85c6116e3398457e
Publikováno v:
Advances in Electrical and Electronic Engineering, Vol 20, Iss 3, Pp 285-293 (2022)
In the prominent era of the digital world and Very Large-Scale Integration (VLSI) circuits, Static Random Access Memory (SRAM) provides a vital contribution to low-power and high-speed performance. Sense Amplifiers (SA) are a part of Complementary Me
Externí odkaz:
https://doaj.org/article/19d4b6fede9947f0a851288ace47797e
Publikováno v:
IEEE Access, Vol 10, Pp 99702-99708 (2022)
This paper presents an efficient solution to reduce the power consumption of the popular linear feedback shift register by exploiting the gated clock approach. The power reduction with respect to other gated clock schemes is obtained by an efficient
Externí odkaz:
https://doaj.org/article/673fb65be8804846b02841139dbb0219
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Embedded Systems Letters. 14:47-50
In this brief, a low-power 1-bit full adder (FA) cell is proposed based on the transmission gate (TG) to attain a special module for generating fullswing Carry output. The cell benefits from the high driving capability for both Sum and Carry outputs