Zobrazeno 1 - 6
of 6
pro vyhledávání: '"Soria Pardos, Víctor"'
Autor:
López-Villellas, Lorién, Langarita-Benítez, Rubén, Badouh, Asaf, Soria-Pardos, Víctor, Aguado-Puig, Quim, López-Paradís, Guillem, Doblas, Max, Setoain, Javier, Kim, Chulho, Ono, Makoto, Armejach, Adrià, Marco-Sola, Santiago, Alastruey-Benedé, Jesús, Ibáñez, Pablo, Moretó, Miquel
Publikováno v:
In Future Generation Computer Systems August 2024 157:313-329
Autor:
Soria Pardos, Víctor, Armejach Sanosa, Adrià, Mück, Tiago, Suárez Gracía, Dario, Joao, Jose A., Rico, Alejandro, Moreto Planas, Miquel
With increasing core counts in modern multi-core designs, the overhead of synchronization jeopardizes the scalability and efficiency of parallel applications. To mitigate these overheads, modern cache-coherent protocols offer support for Atomic Memor
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=od______3484::c8887afabdf6bff87332c29de5fb139b
https://hdl.handle.net/2117/390752
https://hdl.handle.net/2117/390752
Autor:
Soria Pardos, Víctor
Publikováno v:
UPCommons. Portal del coneixement obert de la UPC
Universitat Politècnica de Catalunya (UPC)
Universitat Politècnica de Catalunya (UPC)
Efficient fine-grain synchronization is a classic computer architecture challenge that has been profusely addressed in the past. Load Link and Store Conditional (LL/SC) became one of the few solutions to this problem and today it is still part of the
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::1924daa50c3e82d4a1abaf8e9423eb86
http://hdl.handle.net/2117/363728
http://hdl.handle.net/2117/363728
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
Zaguán. Repositorio Digital de la Universidad de Zaragoza
instname
instname
Hoy en día, la mayoría de repertorios de instrucciones (ISA) incluyen instrucciones que procesan multiples datos en una única instruccion. Éstas instrucciones se utilizan para acelerar aplicaciones de alto rendimiento (HPC). La primera parte de e
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::a4eb8f750c4cb940bbda7ad7f02a89c8
http://zaguan.unizar.es/record/85225
http://zaguan.unizar.es/record/85225
Autor:
Soria Pardos, Víctor
Publikováno v:
Recercat. Dipósit de la Recerca de Catalunya
instname
UPCommons. Portal del coneixement obert de la UPC
Universitat Politècnica de Catalunya (UPC)
instname
UPCommons. Portal del coneixement obert de la UPC
Universitat Politècnica de Catalunya (UPC)
Hoy en día, la mayoría de repertorios de instrucciones (ISA) incluyen instrucciones que procesan multiples datos en una única instruccion. Éstas instrucciones se utilizan para acelerar aplicaciones de alto rendimiento (HPC). La primera parte de e
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::d136ba7af8aa1bb0caf2137de4c1408d
http://hdl.handle.net/2117/169276
http://hdl.handle.net/2117/169276