Zobrazeno 1 - 10
of 53
pro vyhledávání: '"S. Thuries"'
Autor:
K. Doris, F. Jansen, M. Lont, T.V. Dinh, W. Syed, G. Carluccio, L. F. Tiemeijer, T. Saric, Z. Zong, J. Osorio, E. Janssen, S. Thuries, M. Ganzerli, A. Filippi, A. d. Graauw, D. Salle, C.S. Vaucher
Publikováno v:
2021 IEEE International Electron Devices Meeting (IEDM).
Autor:
P. Batude, O. Billoint, S. Thuries, P. Malinge, C. Fenouillet-Beranger, A. Peizerat, G. Sicard, P. Vivet, S. Reboh, C. Cavalcante, L. Brunet, M. Ribotta, L. Brevard, X. Garros, T. Mota Frutuoso, B. Sklenard, J. Lacord, J. Kanyandekwe, S. Kerdiles, P. Sideris, C. Theodorou, V. Lapras, M. Mouhdach, G. Gaudin, G. Besnard, I. Radu, F. Ponthenier, A. Farcy, E. Jesse, F. Guyader, T. Matheret, P. Brunet, F. Milesi, L. Le Van-Jodin, A. Sarrazin, B. Perrin, C. Moulin, S. Maitrejean, M. Alepidis, I. Ionica, S. Cristoloveanu, F. Gaillard, M. Vinet, F. Andrieu, J. Arcamone, E. Ollier
Publikováno v:
2021 IEEE International Electron Devices Meeting (IEDM).
Publikováno v:
IEEE Microwave and Wireless Components Letters
IEEE Microwave and Wireless Components Letters, Institute of Electrical and Electronics Engineers, 2008, 18 (1), pp.46-48. ⟨10.1109/LMWC.2007.911994⟩
IEEE Microwave and Wireless Components Letters, 2008, 18 (1), pp.46-48. ⟨10.1109/LMWC.2007.911994⟩
IEEE Microwave and Wireless Components Letters, Institute of Electrical and Electronics Engineers, 2008, 18 (1), pp.46-48. ⟨10.1109/LMWC.2007.911994⟩
IEEE Microwave and Wireless Components Letters, 2008, 18 (1), pp.46-48. ⟨10.1109/LMWC.2007.911994⟩
International audience; A 6-GHz low power SiGe direct digital synthesizer (DDS) is reported. This paper discusses the BiCMOS design improvements used for the phase accumulator and the phase-to-amplitude conversion in order to achieve higher speed ope
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::1dec0b77b087fc3a323bf15dbf5c76fd
https://hal.archives-ouvertes.fr/hal-00257982
https://hal.archives-ouvertes.fr/hal-00257982
Publikováno v:
ICECS
A 3 bits - 0.25 μm BiCMOS SiGe:C accumulator operating up to 15 GHz clock frequency is presented. It is based on a high-speed and low-power three-levels BiCMOS logic which is used to implement the 1 bit full-adder and the D-flip-flop latch-up regist
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
Revue francaise de gynecologie et d'obstetrique. 84(11)
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.