Zobrazeno 1 - 10
of 107
pro vyhledávání: '"Rovini, M."'
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
The design of Fast Fourier Transform (FFT) integrated architectures for System-on-Chip (SoC) telecom applications is addressed in this paper. After reviewing the FFT processing requirements of wireless and wired Orthogonal Frequency Division Multiple
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=od______2127::1098f0fb0243ed720782612df2480fac
https://pergamos.lib.uoa.gr/uoa/dl/object/uoadl:3025282
https://pergamos.lib.uoa.gr/uoa/dl/object/uoadl:3025282
Autor:
Dionisio, C., Marigi, D., Cucchi, L., Luca Fanucci, Sergio Saponara, Davalle, Daniele, Rovini, M., Bigongiari, F., Errico, W.
Publikováno v:
Università di Pisa-IRIS
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::1ae178445e3df13cbf40db7878bce06f
http://hdl.handle.net/11568/193669
http://hdl.handle.net/11568/193669
Publikováno v:
Scopus-Elsevier
This paper proposes a framework for a low-power design of flexible multi-standard channel decoders which are the most computational demanding blocks of modern communication systems. A power-efficient design envisages hardware level techniques to redu
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::8e0ca245c8da2df139ab546676126401
http://hdl.handle.net/11568/137014
http://hdl.handle.net/11568/137014
Autor:
Brack, T, Alles, M, LEHNIGK EMDEN, T, Kienle, F, Wehn, N, L'Insalata, N. E., Rossi, F, Rovini, M, Fanucci, Luca
Publikováno v:
2007 Design, Automation & Test in Europe Conference & Exhibition.
Publikováno v:
DSD
This paper describes the design activity for the digital baseband processing of a prototype receiver for the Galileo system. According to the applied hardware-software partitioning, the high rate elaborations have been implemented on a dedicated hard
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::14f5fcf6ccd23029cef7ffad3702d4ec
http://hdl.handle.net/11568/104941
http://hdl.handle.net/11568/104941
Publikováno v:
Università di Pisa-IRIS
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::2055bcbd01b4f66058504437dcafd485
http://hdl.handle.net/11568/90324
http://hdl.handle.net/11568/90324
Publikováno v:
Università di Pisa-IRIS
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=dedup_wf_001::80e211fa15f28c2bb652ab3f6dd3ac18
http://hdl.handle.net/11568/78350
http://hdl.handle.net/11568/78350