Zobrazeno 1 - 10
of 106
pro vyhledávání: '"Power-Aware Scheduling"'
Publikováno v:
Proceedings of the 33rd Annual ACM Symposium on Applied Computing-SAC 18
Proceedings of the 33rd Annual ACM Symposium on Applied Computing -SAC '18
SAC
Proceedings of the 33rd Annual ACM Symposium on Applied Computing
Proceedings of the 33rd Annual ACM Symposium on Applied Computing -SAC '18
SAC
Proceedings of the 33rd Annual ACM Symposium on Applied Computing
The recent changes made in the Linux kernel aim at achieving better energy efficiency through a tighter integration between the CPU scheduler and the frequency-scaling subsystem. However, in the current implementation, the frequency scaling mechanism
Publikováno v:
IEEE Transactions on Computers
IEEE Transactions on Computers, Institute of Electrical and Electronics Engineers, 2016, 65 (8), pp.2510-2521. ⟨10.1109/TC.2015.2485229⟩
IEEE Transactions on Computers, Institute of Electrical and Electronics Engineers, 2016, 65 (8), pp.2510-2521. ⟨10.1109/TC.2015.2485229⟩
International audience; Multi-core processors achieve a trade-off between the performance and the power consumption by using Dynamic Voltage Scaling (DVS) techniques. In this paper, we study the power efficient scheduling problem of real-time tasks i
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Autor:
Peter Y. K. Cheung, George A. Constantinides, James J. Davis, Joshua M. Levine, Edward Stott, Eddie Hung
Publikováno v:
2:22
2:1
2:1
In an FPGA system-on-chip design, it is often insufficient to merely assess the power consumption of the entire circuit by compile-time estimation or runtime power measurement. Instead, to make better decisions, one must understand the power consumed
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::289fde0c9cff9d9811e41aacf0e69192
http://hdl.handle.net/10044/1/50304
http://hdl.handle.net/10044/1/50304
Publikováno v:
International Journal of Embedded Systems and Applications. 3:1-17
Power-aware scheduling reduces CPU energy consumption in hard real-time systems through dynamic voltage scaling(DVS). The basic idea of power-aware scheduling is to find slacks available to tasks and reduce CPU"s frequency or lower its voltage using
Publikováno v:
ETFA
Energy-aware scheduling is a challenging problem that has been studied for decades, investigating the trade-off between performance and energy consumption. In early CMOS circuits, Dynamic Voltage and Frequency Scaling (DVFS) techniques allowed drasti
Externí odkaz:
https://explore.openaire.eu/search/publication?articleId=doi_dedup___::c5a2a1ba9e9fda73e8eb936e59303d46
http://hdl.handle.net/11382/474577
http://hdl.handle.net/11382/474577
Publikováno v:
RiuNet. Repositorio Institucional de la Universitat Politécnica de Valéncia
instname
instname
Power consumption is a major design concern in current embedded systems. To deal with consumption, many systems apply dynamic voltage scaling (DVS) techniques which dynamically change the system speed depending on the workload characteristics. DVS co
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.