Zobrazeno 1 - 10
of 15
pro vyhledávání: '"M.R. Tursi"'
Autor:
T. Hoehn, A. MacKenzie, Robert Callaghan Taft, A. Glenny, Ols Hidri, Pier Andrea Francese, Heinz Werker, M.R. Tursi, P. Schmitz
Publikováno v:
ISSCC
An advance in folding-interpolating ADCs is presented that simplifies their extension to higher resolution by building the converter out of identical but scaled pipelined cascaded folding stages. The limitation of the classical folding architecture [
Publikováno v:
IEEE Journal of Solid-State Circuits. 39:2107-2115
This study demonstrates for the first time the significant performance enhancement that calibration brings to folding-interpolating analog-to-digital converters (ADCs). The resulting 1.8-V ADC in 0.18-/spl mu/m CMOS achieves a conversion rate exceedi
Autor:
Robert Callaghan Taft, M.R. Tursi
Publikováno v:
IEEE Journal of Solid-State Circuits. 36:331-338
A 100-MS/s 8-b CMOS analog-to-digital converter (ADC) designed for very low supply voltage and power dissipation is presented. This single-ended-input ADC is based on the unified two-step subranging architecture, which processes the coarse and fine d
Autor:
R.C. Taft, P.A. Francese, M.R. Tursi, O. Hidri, A. MacKenzie, T. Hoehn, P. Schmitz, H. Werker, A. Glenny
Publikováno v:
2009 IEEE International Solid-State Circuits Conference - Digest of Technical Papers.
Publikováno v:
2004 IEEE International Solid-State Circuits Conference (IEEE Cat. No.04CH37519).
Publikováno v:
Proceedings of the IEEE 2001 Custom Integrated Circuits Conference (Cat. No.01CH37169).
The three low-power ADC techniques of interleaving-by-4 with an amplifier reset and master sampling clock, using self-regulating CMOS push-pull amplifiers, and a hybrid comparator are described. They are demonstrated in an 8-bit 100 MSPS ADC which ac
Autor:
R.C. Taft, M.R. Tursi
Publikováno v:
Proceedings of the IEEE 2000 Custom Integrated Circuits Conference (Cat. No.00CH37044).
A 100-MSPS 8-bit ADC obtains very low supply voltage operation with four circuit techniques: differential T-gate boosting, a unified coarse/fine analog channel with dual gain, a supply independent delay generator, and a delay-lock loop digital output
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Conference
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.