Zobrazeno 1 - 10
of 141
pro vyhledávání: '"Lock time"'
Publikováno v:
Frontiers in Human Neuroscience, Vol 18 (2024)
Eye-tracking technology brings a different human-computer interaction experience to users because of its intuitive, natural, and hands-free operation characteristics. Avoiding the Midas touch problem and improving the accuracy of interaction are amon
Externí odkaz:
https://doaj.org/article/57d3bdd3093a4cc9b47d677a919069a9
Autor:
Dharani Buddha, Umakanta Nanda
Publikováno v:
Micromachines, Vol 14, Iss 1, p 81 (2022)
The deadzone occurring in a phase-frequency detector (PFD) is a critical parameter that affects the performance of a phase-locked loop (PLL). Though a fixed-delay element reduces the deadzone, it creates an imbalance in the pulse-arrival time and amo
Externí odkaz:
https://doaj.org/article/ced1ac98ec2b4c23840fcb0706e68867
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Transactions on Circuits and Systems II: Express Briefs. 69:60-64
A wide-range frequency detector (FD) is presented for baud-rate clock and data recovery (CDR) circuits. It achieves a wide frequency capture range, a short lock time, and a low power. By using this FD, a referenceless quarter-rate CDR circuit with a
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Autor:
Dongjun Park, Jongsun Kim
Publikováno v:
Circuits, Systems, and Signal Processing. 39:1715-1734
This paper presents a new fast-lock all-digital delay-locked loop (DLL) for next-generation memory devices such as DDR5 SDRAMs. The proposed DLL utilizes a new two-step time-to-digital converter (TDC)-based phase detecting and tracking scheme that re
Autor:
Jongsun Kim, Taeyeon Kim
Publikováno v:
ISCAS
A new time-to-digital converter (TDC)-based fast-lock all-digital delay-locked loop (DLL) with a built-in duty-cycle corrector (DCC) is presented. The proposed DLL utilizes a new shared TDC-based phase correction and duty- cycle correction scheme tha
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.