Zobrazeno 1 - 10
of 1 260
pro vyhledávání: '"Integral nonlinearity"'
Publikováno v:
Engineering Science and Technology, an International Journal, Vol 29, Iss , Pp 101035- (2022)
A 12-bit partial segmented current steering digital to analog converter (DAC) with low glitch area, power consumption, and integral nonlinearity (INL) error is proposed in this work. The cause of the glitch area and its possible solutions are explore
Externí odkaz:
https://doaj.org/article/618cd7d711aa4735b1144dd1a2f02af5
Publikováno v:
Sensors, Vol 22, Iss 15, p 5852 (2022)
A slope analog-to-digital converter (ADC) amenable to be fully implemented on a digital field programmable gate array (FPGA) without requiring any external active or passive components is proposed in this paper. The amplitude information, encoded in
Externí odkaz:
https://doaj.org/article/5c9c604ec4c74441a87dece98053da77
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Journal of Solid-State Circuits. 57:1776-1787
We present a high-accuracy, low-jitter, multi-phase clock generator (MPCG) based on a multi-phase, injection-locked ring oscillator (MPIL-ROSC) with a quadrature delay-locked loop (QDLL). The QDLL tunes the ring oscillator (ROSC) self-oscillation fre
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Transactions on Circuits and Systems II: Express Briefs. 69:849-853
We present a CMOS image sensor (CIS) with a 10b two-step single-slope (SS) analog-to-digital converter (ADC) for achieving a high conversion rate with improved linearity. Because of the two-step conversion, the A/D conversion time is decreased by a f
Autor:
Yuanqi Hu, Yanjin Lyu
Publikováno v:
IEEE Transactions on Circuits and Systems I: Regular Papers. 69:541-551
Element matching approaches based on Optimal Combination Algorithms (OCAs) are methods that try to calibrate element mismatches in data converters by rearranging the mapping relations between circuit elements and control logics. This work for the fir
Publikováno v:
IEEE Transactions on Circuits and Systems I: Regular Papers. 69:88-99
This paper presents a 16-bit successive approximation register analog-to-digital converter (ADC) achieving over-100 dB spurious-free dynamic range (SFDR). This ADC uses V $_{{CM}}$ -based and binary-window digital-to-analog converter (DAC) switching