Zobrazeno 1 - 10
of 219
pro vyhledávání: '"G. Maturana"'
Autor:
G. Maturana B.
Publikováno v:
ARS Medica, Vol 17, Iss 3, Pp 70-76 (2017)
Sin resumen.
Externí odkaz:
https://doaj.org/article/68052ee55e894c3c938a0add0e7671ff
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Transactions on Consumer Electronics. 57:372-378
DVB-H is a mobile TV broadcasting system that is being deployed in many countries around the world. Although specific terminals do exist, it is not very common for mobile terminals (e.g. smartphones or tablets) to be DVB-H enabled. Therefore, it migh
Publikováno v:
IEEE Transactions on Consumer Electronics. 55:205-212
Latest generation DSPs are becoming more efficient, being able to improve their forerunners while reducing their internal memory size to lower the cost. In this paper, an H.264 video decoder based on a latest generation DSP is described. Both the EDM
Autor:
S. Tavares, C. L. Medina, Paulo R. C. Castro, G. Maturana, J. H. Keithly, I. A. Alvarez, C. M. Sereiloto
Publikováno v:
Acta Horticulturae. :163-166
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
2009 Digest of Technical Papers International Conference on Consumer Electronics.
In this paper, an H.264 video decoder based on the new TMS320DM6437 (DaVinci) DSP is described. In this work both, DMA and memory architecture of the processor are fully exploited to improve the decoder performance. Profiling tests have been carried