Zobrazeno 1 - 10
of 31
pro vyhledávání: '"F. Dell'ova"'
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Autor:
Fredrik Ahrentorp, A. Elfassi, Georgina M. Klemencic, Edward Riordan, Sean Giblin, S. Michel, F. Dell'Ova, Daniel Margineda, Christer Johansson, Christian Jonasson, Jakob Blomgren
Publikováno v:
The Review of scientific instruments. 90(7)
We report on the development of an induction based low temperature high frequency ac susceptometer capable of measuring at frequencies up to 3.5 MHz and at temperatures between 2 K and 300 K. Careful balancing of the detection coils and calibration h
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
IEEE Transactions on Consumer Electronics. 41:821-826
Increasingly, the consumer CD market requires low cost integrated circuits. An embeddable pure CMOS analog front-end including photodiode preamplifiers has been developed in 0.5 /spl mu/m technology for the CD one chip approach. >
Autor:
F. Dell'ova, A. Fraval
Publikováno v:
IEEE Transactions on Consumer Electronics. 41:875-879
A 10-bit D/A converter with differential current outputs is presented. Special care was taken to minimize the output glitch energy and the linearity errors, considering the 1.5 V output range under a 3.3 V voltage supply. A current cell with biased s
Autor:
A. Rothermal, F. Dell'ova
Publikováno v:
IEEE Journal of Solid-State Circuits. 28:853-856
A circuit measuring the phase of incoming asynchronous signals relative to the system clock in digital signal processing is described. The system clock can be in the range from 10 to 20 MHz, as is typical for video signal processing applications. As
Publikováno v:
IEEE Transactions on Consumer Electronics. 39:496-503
A CMOS PLL (phase-locked loop) system for generation of a television line-locked clock in the frequency range 25 MHz to 40 MHz is described. The PLL system is designed for use as a generic building block with large-scale CMOS video signal processing
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
Proceedings of International Conference on Consumer Electronics.