Zobrazeno 1 - 9
of 9
pro vyhledávání: '"Debnath, Mukta"'
High-Level Synthesis (HLS) has transformed the development of complex Hardware IPs (HWIP) by offering abstraction and configurability through languages like SystemC/C++, particularly for Field Programmable Gate Array (FPGA) accelerators in high-perfo
Externí odkaz:
http://arxiv.org/abs/2405.19948
Cloud computing platforms are progressively adopting Field Programmable Gate Arrays to deploy specialized hardware accelerators for specific computational tasks. However, the security of FPGA-based bitstream for Intellectual Property, IP cores from u
Externí odkaz:
http://arxiv.org/abs/2309.16282
Exhaustive testing of high-level designs pose an arduous challenge due to complex branching conditions, loop structures and inherent concurrency of hardware designs. Test engineers aim to generate quality test-cases satisfying various code coverage m
Externí odkaz:
http://arxiv.org/abs/2205.04047
High-level synthesis (HLS) is the next emerging trend for designing complex customized architectures for applications such as Machine Learning, Video Processing. It provides a higher level of abstraction and freedom to hardware engineers to perform h
Externí odkaz:
http://arxiv.org/abs/2111.00805
Publikováno v:
In Journal of Alloys and Compounds 5 November 2014 612:134-142
Autor:
Tarafdar, Anurina1 (AUTHOR), Debnath, Mukta1 (AUTHOR), Khatua, Sunirmal1 (AUTHOR) skhatuacomp@caluniv.ac.in, Das, Rajib K.1 (AUTHOR)
Publikováno v:
Journal of Supercomputing. Nov2020, Vol. 76 Issue 11, p9095-9126. 32p.
Publikováno v:
In Intermetallics 2012 22:255-259
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.