Zobrazeno 1 - 10
of 2 156
pro vyhledávání: '"Analog multiplier"'
Publikováno v:
Sensors, Vol 23, Iss 23, p 9612 (2023)
In this paper, we propose a compact and low-power mixed-signal approach to implementing convolutional operators that are often responsible for most of the chip area and power consumption of Convolutional Neural Network (CNN) processing chips. The con
Externí odkaz:
https://doaj.org/article/de1bb8bf982b45dca11dc53ad82b9e0d
Publikováno v:
Informacije MIDEM, Vol 50, Iss 2, Pp 137-146 (2020)
Externí odkaz:
https://doaj.org/article/0c23b7417e0047a7aacd0d03cacd2038
Publikováno v:
Dianzi Jishu Yingyong, Vol 46, Iss 1, Pp 52-56 (2020)
A high linearity CMOS analog multiplier is designed and simulated. The input signal is preprocessed by active attenuator and the CMOS Gilbert multiplier is used for multiplication of the signal, and the bias circuit is designed meanwhile. When the su
Externí odkaz:
https://doaj.org/article/aa566e7aeae149d1a8500feb25b2a3dd
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Akademický článek
Tento výsledek nelze pro nepřihlášené uživatele zobrazit.
K zobrazení výsledku je třeba se přihlásit.
K zobrazení výsledku je třeba se přihlásit.
Publikováno v:
Emerging Science Journal, Vol 1, Iss 3, Pp 129-134 (2017)
In this paper a new CMOS current-mode four-quadrant analog multiplier circuit is proposed. The major advantages of this design are high linearity, high speed and low power consumption. Removing dc offset is the most important improvement in this topo
Externí odkaz:
https://doaj.org/article/9e725b406a00440dba0b5bd58d676861
Autor:
A. I. Bautista-Castillo, J. M. Rocha-Perez, A. Diaz-Sanchez, J. Lemus-Lopez, L. A. Sanchez-Gaspariano
Publikováno v:
Radioengineering, Vol 26, Iss 1, Pp 263-268 (2017)
The design and characterization of a CMOS circuit for Morlet wavelet generation is introduced. With the proposed Morlet wavelet circuit, it is possible to reach a~low power consumption, improve standard deviation (σ) control and also have a small fo
Externí odkaz:
https://doaj.org/article/21e2d815071d4b1f8eb5703142e70cca
Autor:
Inna Partin-Vaisband, Farid Kenarangi
Publikováno v:
IEEE Journal on Emerging and Selected Topics in Circuits and Systems. 11:816-828
Mixed-signal machine-learning classification has recently been demonstrated as an efficient alternative for classification with power expensive digital circuits. In this paper, a single-MOSFET analog multiplier is proposed for classifying high-dimens
Publikováno v:
IEEE Transactions on Power Electronics. 36:12867-12876
A photovoltaic (PV) energy harvesting chip with novel multiplier-based perturb and observe (P&O) maximum power point tracking (MPPT) circuit for Internet - of-Things applications is proposed, and it can be powered by only a small PV module. The propo