Zobrazeno 1 - 10
of 13
pro vyhledávání: '"王伦耀"'
Publikováno v:
Journal of Computer-Aided Design & Computer Graphics / Jisuanji Fuzhu Sheji Yu Tuxingxue Xuebao; Apr2024, Vol. 36 Issue 4, p615-624, 10p
Publikováno v:
Journal of Computer-Aided Design & Computer Graphics / Jisuanji Fuzhu Sheji Yu Tuxingxue Xuebao; Mar2024, Vol. 36 Issue 3, p443-451, 9p
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 45, Iss 6, Pp 733-740 (2018)
针对library-free映射过程中常用的动态规划算法在求解大电路时覆盖时间过长的问题,提出了一种将动态规划与遗传算法相结合的混合优化算法,用于平衡求解速度和求解质量,并利用“与/或
Externí odkaz:
https://doaj.org/article/12e55dbee70545c595bf9930792f2902
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 45, Iss 4, Pp 420-426 (2018)
针对已有方法在求解布尔e偏导数时只能解决小规模电路的问题,提出了一种基于逻辑函数不相交运算的大函数高阶布尔e偏导数的求解算法.该方法将逻辑函数转化为不相交乘积项的集合,用
Externí odkaz:
https://doaj.org/article/48cc39f597ee44ad9a198e9ba5ae6af9
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 44, Iss 4, Pp 424-428 (2017)
与MOS管相比,单电子晶体管(SET)具有超低功耗、超高集成度等优点,被认为是可能取代MOS管的新一代量子器件的主要竞争者.在简要介绍SET特性及通用阈值逻辑门(UTLG)的基础上,沿用CMOS逻辑电
Externí odkaz:
https://doaj.org/article/ce7dc05efdab4bcfb29073ee7849424c
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 42, Iss 3, Pp 310-315 (2015)
针对现有“与/异或”(AND/XOR)复合门级联设计电路存在功耗大、延时长等不足,提出一种基于晶体管级的三输入AND/XOR复合门电路结构.通过采用多轨结构、缩短传输路径以及混合CMOS逻辑设计方
Externí odkaz:
https://doaj.org/article/51d0614744f642e39e17bdfddc7689a9
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 41, Iss 6, Pp 670-675 (2014)
针对目前FIR数字滤波器消耗面积较大、运行速度较慢等问题,在APC-LUT (antisymmetric product coding,APC)方法实现乘法器基础上,提出了一种改进型查找表(lookup-table,LUT)架构δ-LUT实现乘法器,省去
Externí odkaz:
https://doaj.org/article/a5d8769baef241e9b9d3b0a24de76cf5
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 39, Iss 5, Pp 535-540 (2012)
为了提高UART IP核的可重用性和灵活性,将其中波特率发生器模块设计成自适应的波特率发生器,同时采用异步FIFO作为UART与外部数据交换的缓冲器,实现处理器与UART接口的速度匹配.以IP核的
Externí odkaz:
https://doaj.org/article/f6687901557f47b3b72c2857b820b429
Autor:
WANGLun yao(王伦耀), WUXun-wei(吴训威)
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 30, Iss 4, Pp 409-412 (2003)
在对主从型D触发器分析短路功耗的基础上,本文提出了一种使D触发器工作在两个有一定相位差的时钟下以减少ID触发器短路功耗的方法.模拟结果证明了该方法的有效性.
Externí odkaz:
https://doaj.org/article/54515319c4f746a190bddb60d3c606b9
Autor:
WANGLun-yao(王伦耀), WUXun-wei(吴训威)
Publikováno v:
Zhejiang Daxue xuebao. Lixue ban, Vol 30, Iss 1, Pp 35-40 (2003)
主从型D触发器的动态功耗同触发器内部节点上的信号跃迁情况和节点电容有关.基于D触发器的电路结构与MOS管参数,本文对主从型D触发器各个节点电容进行了计算.利用对各节点电容的计算值,
Externí odkaz:
https://doaj.org/article/5c86577d77d74ca7a8f45f4edf06307d